заказ_bg

прадукты

LCMXO2-256HC-4TG100C Арыгінал і новы з канкурэнтаздольнай цаной у наяўнасці Пастаўшчык мікрасхем

кароткае апісанне:

Комплексная праграмуемая лагічная прылада (CPLD) - гэта спецыяльная інтэгральная схема (ASIC) у інтэгральнай схеме LSI (вялікая інтэгральная схема).Ён падыходзіць для праектавання інтэнсіўнай лічбавай сістэмы кіравання, і яго кіраванне затрымкай зручна.CPLD з'яўляецца адным з самых хуткарослых прылад у інтэгральных схемах.
Кампаненты CPLD
CPLD - гэта складаная праграмуемая лагічная прылада з вялікім маштабам і складанай структурай, якая адносіцца да шэрагу буйных інтэгральных схем.

 


Дэталь прадукту

Тэгі прадукту

Атрыбуты прадукту

Pbfree код так
Код Rohs так
Код жыццёвага цыкла часткі Актыўны
Ihs Вытворца Кампанія LATTICE SEMICONDUCTOR CORP
Код пакета часткі QFP
Апісанне пакета LFQFP,
Колькасць шпілек 100
Код адпаведнасці Reach згодлівы
Код ECCN EAR99
Код HTS 8542.39.00.01
Вытворца Samacsys Рашэцісты паўправаднік
Дадатковая функцыя ТАКСАМА ПРАЦУЕ ПРЫ НАМІНАЛЬНЫМ НАПРУЖАННІ 3,3 В
Код JESD-30 S-PQFP-G100
Код JESD-609 e3
Даўжыня 14 мм
Узровень адчувальнасці да вільгаці 3
Колькасць выдзеленых уваходаў  
Колькасць ліній уводу-вываду  
Колькасць уваходаў 55
Колькасць выхадаў 55
Колькасць тэрміналаў 100
Працоўная тэмпература-макс 85 °C
Працоўная тэмпература-мін  
Арганізацыя 0 выдзеленых уваходаў, 0 уводу/вываду
Функцыя вываду ЗМЕШАНЫЯ
Матэрыял корпуса ўпакоўкі ПЛАСТЫК/ЭПАКСІЛЬ
Код пакета LFQFP
Код эквівалентнасці пакета TQFP100,.63SQ
Форма ўпакоўкі ПЛОШЧА
Стыль упакоўкі ПЛОСКІ РАК, НІЗКІ ПРОФІЛЬ, ТОНКІ КРАГ
Спосаб упакоўкі ЛАТОК
Пікавая тэмпература аплаўлення (Cel) 260
Крыніцы харчавання 2,5/3,3 В
Праграмуемы лагічны тып FLASH PLD
Затрымка распаўсюджвання 7,36 нс
Статус кваліфікацыі Не кваліфікаваны
Вышыня сядзячага макс 1,6 мм
Напружанне харчавання-макс 3,462 В
Напружанне харчавання-мін 2,375 В
Напружанне харчавання-нам 2,5 В
Павярхоўны мантаж ТАК
Тэмпературны клас ІНШЫЯ
Тэрмінальная аздабленне Матавае волава (Sn)
Тэрмінальная форма КРЫЛО ЧАЙКІ
Тэрмінальны крок 0,5 мм
Канцавое становішча КВАД
Час@пікавая тэмпература аплаўлення - макс. (с) 30
Шырыня 14 мм

 

 

Увядзенне прадукту

Комплексная праграмуемая лагічная прылада (CPLD) - гэта спецыяльная інтэгральная схема (ASIC) у інтэгральнай схеме LSI (вялікая інтэгральная схема).Ён падыходзіць для праектавання інтэнсіўнай лічбавай сістэмы кіравання, і яго кіраванне затрымкай зручна.CPLD з'яўляецца адным з самых хуткарослых прылад у інтэгральных схемах.

Кампаненты CPLD

CPLD - гэта складаная праграмуемая лагічная прылада з вялікім маштабам і складанай структурай, якая адносіцца да дыяпазону буйнамаштабныхінтэгральныя схемы.

CPLD складаецца з пяці асноўных частак: блок лагічнага масіва, макраблок, пашыраны тэрмін прадукту, праграмуемы правадной масіў і блок кіравання ўводам-вывадам.

1. Блок лагічнага масіва (LAB)

Блок лагічнага масіва складаецца з масіва з 16 макраячэек, і некалькі LABS злучаны паміж сабой праграмаваемым масівам (PIA) і глабальнай шынай

2. Макраблок

Макраблок серыі MAX7000 складаецца з трох функцыянальных блокаў: лагічнага масіва, матрыцы выбару прадукту і праграмуемага рэгістра.

3. Павялічаны тэрмін дзеяння тавару

Адзін член прадукту кожнай макрасячэйкі можа быць адпраўлены назад у лагічны масіў.

4. Праграмуемы правадной масіў PIA

Кожную LAB можна падключыць для фарміравання неабходнай логікі праз праграмуемы правадны масіў.Гэтая глабальная шына ўяўляе сабой праграмуемы канал, які можа падключыць любую крыніцу сігналу ў прыладзе да месца прызначэння.

5. Блок кіравання ўводам-вывадам

Блок кіравання ўводам/вывадам дазваляе індывідуальна канфігураваць кожны кантакт уводу/вываду для ўводу/вываду і двухнакіраванай працы.

Параўнанне CPLD і FPGA

Хоць абодваПЛІСіCPLDз'яўляюцца праграмуемымі прыладамі ASIC і маюць шмат агульных характарыстык, з-за адрозненняў у структуры CPLD і FPGA яны маюць свае асаблівасці:

1.CPLD больш падыходзіць для выканання розных алгарытмаў і камбінаторнай логікі, а FP GA больш падыходзіць для завяршэння паслядоўнай логікі.Іншымі словамі, FPGA больш падыходзіць для трыгераў, у той час як CPLD больш падыходзіць для трыгераў, абмежаваных і прадукту.

2. Структура бесперапыннай маршрутызацыі CPLD вызначае, што яго часовая затрымка аднастайная і прадказальная, у той час як сегментаваная структура маршрутызацыі FPGA вызначае непрадказальнасць яго затрымкі.

3.FPGA мае большую гнуткасць у праграмаванні, чым CPLD.CPLD праграмуецца шляхам змены лагічнай функцыі з дапамогай фіксаванай унутранай схемы злучэння, у той час як FPGA праграмуецца шляхам змены праводкі ўнутранага злучэння.FP GA можа быць запраграмаваны пад лагічным элементам, у той час як CPLD запраграмаваны пад лагічным блокам.

4. Інтэграцыя FPGA вышэй, чым у CPLD, і яна мае больш складаную структуру праводкі і лагічную рэалізацыю.

5.CPLD больш зручны ў выкарыстанні, чым FPGA.Праграмаванне CPLD з выкарыстаннем тэхналогіі E2PROM або FASTFLASH, адсутнасць вонкавага чыпа памяці, просты ў выкарыстанні.Аднак інфармацыя аб праграмаванні FPGA павінна захоўвацца ў знешняй памяці, а метад выкарыстання складаны.

6. CPLDS хутчэй, чым FPgas, і маюць большую прадказальнасць часу.Гэта адбываецца таму, што FPGas - гэта праграмаванне на ўзроўні варот і размеркаваныя ўзаемасувязі прыняты паміж CLBS, у той час як CPLDS - гэта праграмаванне на ўзроўні лагічных блокаў, і ўзаемасувязі паміж іх лагічнымі блокамі згрупаваны.

7. У спосабе праграмавання CPLD у асноўным заснаваны на праграмаванні E2PROM або FLASH-памяці, час праграмавання да 10 000 разоў, перавага заключаецца ў тым, што пры выключэнні сістэмы сістэма не губляе інфармацыю аб праграмаванні.CPLD можна падзяліць на дзве катэгорыі: праграмаванне на праграматары і праграмаванне ў сістэме.Большая частка FPGA заснавана на праграмаванні SRAM, праграмавая інфармацыя губляецца пры выключэнні сістэмы, і дадзеныя праграмавання павінны быць запісаны назад у SRAM з-за прылады кожны раз, калі яна ўключаецца.Яго перавага ў тым, што яго можна запраграмаваць у любы час і хутка запраграмаваць у працы, каб дасягнуць дынамічнай канфігурацыі на ўзроўні платы і сістэмы.

8.Канфідэнцыяльнасць CPLD добрая, канфідэнцыяльнасць FPGA дрэнная.

9. Увогуле, энергаспажыванне CPLD больш, чым у FPGA, і чым вышэй ступень інтэграцыі, тым больш відавочна.


  • Папярэдняя:
  • далей:

  • Напішыце тут сваё паведамленне і адпраўце яго нам