Merrillchip Новае і арыгінальнае ў наяўнасці Інтэгральная схема электронных кампанентаў DS90UB928QSQX/NOPB
Атрыбуты прадукту
ТЫП | АПІСАННЕ |
Катэгорыя | Інтэгральныя схемы (ІС) |
Вытворца | Texas Instruments |
серыял | Аўтамабільны, AEC-Q100 |
Пакет | Стужка і шпулька (TR) Абрэзаная стужка (CT) Digi-Reel® |
SPQ | 250 T&R |
Статус прадукту | Актыўны |
Функцыя | Дэсерыялізатар |
Хуткасць перадачы дадзеных | 2,975 Гбіт/с |
Тып уводу | FPD-Link III, LVDS |
Тып вываду | LVDS |
Колькасць уваходаў | 1 |
Колькасць выхадаў | 13 |
Напружанне - сілкаванне | 3В ~ 3,6В |
Працоўная тэмпература | -40°C ~ 105°C (TA) |
Тып мацавання | Павярхоўны мантаж |
Пакет / Чахол | 48-WFQFN Адкрытая накладка |
Пакет прылады пастаўшчыка | 48-WQFN (7x7) |
Базавы нумар прадукту | DS90UB928 |
1.
FPDLINK - гэта высакахуткасная дыферэнцыяльная шына перадачы, распрацаваная TI, якая ў асноўным выкарыстоўваецца для перадачы даных выявы, такіх як даныя камеры і дысплея.Стандарт пастаянна развіваецца, ад арыгінальнай пары ліній перадачы выявы 720P@60fps да цяперашняй магчымасці перадачы 1080P@60fps, з наступнымі чыпамі, якія падтрымліваюць нават больш высокія раздзяленні выявы.Дыстанцыя перадачы таксама вельмі вялікая, дасягаючы каля 20 м, што робіць яго ідэальным для аўтамабільнага прымянення.
FPDLINK мае высакахуткасны прамы канал для перадачы высакахуткасных даных выявы і невялікай часткі даных кіравання.Ёсць таксама адносна нізкахуткасны зваротны канал для перадачы зваротнай кіруючай інфармацыі.Прамая і зваротная сувязь утвараюць двухнакіраваны канал кіравання, што прыводзіць да разумнай канструкцыі I2C у FPDLINK, якая будзе абмяркоўвацца ў гэтым артыкуле.
FPDLINK выкарыстоўваецца разам з серыялізатарам і дэсерыялізатарам, у залежнасці ад прылажэння, працэсар можна падключыць альбо да серыялізатара, альбо да дэсерыялізатара.Напрыклад, у дадатку камеры датчык камеры падключаецца да серыялізатара і адпраўляе даныя ў дэсерыялізатар, у той час як працэсар атрымлівае даныя, адпраўленыя з дэсерыялізатара.У праграме адлюстравання працэсар адпраўляе даныя ў серыялізатар, а дэсерыялізатар атрымлівае даныя ад серыялізатара і адпраўляе іх на ВК-экран для адлюстравання.
2.
Затым i2c працэсара можна падключыць да i2c серыялізатара або дэсерыялізатара.Мікрасхема FPDLINK атрымлівае інфармацыю I2C, адпраўленую працэсарам, і перадае інфармацыю I2C на другі канец праз FPDLINK.Як вядома, у пратаколе i2c SDA сінхранізуецца праз SCL.У агульных праграмах даныя фіксуюцца на нарастаючым фронце SCL, што патрабуе ад галоўнага або падпарадкаванага прылады быць гатовымі да даных на спадальным фронце SCL.Аднак у FPDLINK, паколькі перадача па FPDLINK прымеркавана па часе, няма ніякіх праблем, калі вядучы дасылае даныя, максімум падпарадкаваны прымае даныя на некалькі гадзін пазней, чым дасылае іх галоўны, але ўзнікае праблема, калі падпарадкаваны адказвае галоўнаму , напрыклад, калі падпарадкаваны адказвае майстру ACK, калі ACK перадаецца галоўнаму, гэта ўжо пазней, чым час, адпраўлены падпарадкаваным, г. зн. ён ужо прайшоў праз затрымку FPDLINK і, магчыма, прапусціў нарастанне краю СКЛ.
На шчасце, пратакол i2c улічвае гэтую сітуацыю.Спецыфікацыя i2c вызначае ўласцівасць пад назвай i2c stretch, што азначае, што падпарадкаваны i2c можа пацягнуць SCL перад адпраўкай ACK, калі ён не гатовы, так што галоўны не спрабуе падняць SCL, і галоўны будзе працягваць спробы падцягніце SCL і пачакайце, таму пры аналізе сігналу i2c на падпарадкаваным баку FPDLINK мы выявім, што кожны раз, калі адпраўляецца частка адраса падпарадкаванага, ёсць толькі 8 біт, і адказ на ACK будзе дадзены пазней.
Мікрасхема FPDLINK TI у поўнай меры выкарыстоўвае гэтую функцыю, замест таго, каб проста перасылаць атрыманы сігнал i2c (г.зн. захоўваючы тую ж хуткасць перадачы, што і адпраўнік), яна паўторна перадае атрыманыя даныя з хуткасцю перадачы, усталяванай на чыпе FPDLINK.Таму гэта важна адзначыць пры аналізе формы сігналу i2c на баку падпарадкаванага FPDLINK.Хуткасць перадачы дадзеных працэсара i2c можа складаць 400 КБ, але хуткасць перадачы дадзеных i2c на падпарадкаваным баку FPDLINK складае 100 КБ або 1 МБ, у залежнасці ад высокіх і нізкіх налад SCL у чыпе FPDLINK.