AM1808EZWT3 Арыгінал і новы з канкурэнтаздольнай цаной у наяўнасці Пастаўшчык мікрасхем
Атрыбуты прадукту
ТЫП | ІЛЮСТРАВАЦЬ | ВЫБІРАЦЬ |
катэгорыя | Інтэгральныя схемы (ІС) |
|
вытворца | Texas Instruments |
|
серыял | Сітара™ |
|
абгарнуць | латок |
|
Статус прадукту | Актыўны |
|
Ядро працэсара | ARM926EJ-S |
|
Колькасць ядраў/шырыня шыны | 1 ядро, 32-разрадны |
|
хуткасць | 375 МГц |
|
Другасны працэсар/DSP | Кантроль сістэмы;CP15 |
|
Кантролер аператыўнай памяці | LPDDR, DDR2 |
|
Паскарэнне графікі | не |
|
Кантролеры дысплея і інтэрфейсу | ВК |
|
Ethernet | 10/100 Мбіт/с (1) |
|
ГАДЗІН | SATA 3 Гбіт/с (1) |
|
USB | USB 1.1 + PHY (1)、USB 2.0 + PHY (1) |
|
Напружанне - I/O | 1,8 В, 3,3 В |
|
Працоўная тэмпература | 0°C ~ 90°C (TJ) |
|
Функцыі бяспекі | - |
|
Тып ўстаноўкі | Тып клею для паверхні |
|
Пакет/корпус | 361-LFBGA |
|
Інкапсуляцыя кампанента пастаўшчыка | 361-NFBGA (16x16) |
|
Дадатковы інтэрфейс | I²C、McASP、McBSP、SPI、MMC/SD、UART |
|
Галоўны нумар прадукту | AM1808 |
Тып інтэгральнай схемы
16-разрадны мікрапрацэсар можна падзяліць на дзве часткі, адна частка - гэта блок выканання (EU), які з'яўляецца часткай, якая выконвае інструкцыі;іншая частка - гэта блок інтэрфейсу шыны (BIU), які падлучаны да шыны 8086 і выконвае аперацыю выбаркі інструкцый з памяці.Пасля таго, як мікрапрацэсар падзелены на EU і BIU, аперацыі выбаркі інструкцый і выканання інструкцый могуць перакрывацца.Частка EU мае файл рэгістраў, які складаецца з 8 16-бітных рэгістраў, якія могуць выкарыстоўвацца для захоўвання даных, індэкса і паказальніка стэка, лагічнага блока арыфметычных аперацый (ALU) для выканання арыфметычных аперацый і лагічных аперацый, а таксама рэгістры сцягоў для захоўвання умовы вынікаў гэтых аперацый.Гэтыя блокі ў выканаўчым блоку перадаюць даныя па шыне даных.Блок інтэрфейсу шыны таксама мае рэгістравы файл, дзе CS, DS, SS і ES з'яўляюцца сегментнымі рэгістрамі для сегментацыі прасторы памяці.IP - гэта паказальнік інструкцый.Рэестр унутранай сувязі таксама з'яўляецца рэестрам для часовага захоўвання даных.Чарга каманд прызначана для захоўвання папярэдне выбраных каманд.Частка інтэрфейсу шыны таксама мае суматар адрасоў, які дадае значэнне рэгістра сегмента і значэнне зрушэння, каб атрымаць 20-бітны фізічны адрас.Дадзеныя і адрасы звязаны са знешняй сістэмнай шынай 8086 праз логіку кіравання шынай.8086 мае 16-бітную шыну дадзеных.Калі працэсар і пазачып перадаюць даныя, 16-разрадны двайковы лік перадаецца ў адным класе.8086 мае асноўную структуру канвеера, якая можа рэалізаваць перакрыцце аперацый на чыпе і па-за чыпам.